Opis projektu
Wzrost wydajności eksaskalowych systemów obliczeniowych
Przetwarzanie eksaskalowe, dające możliwość wykonywania miliarda obliczeń na sekundę, jest nadal ograniczone niedostatkami technologicznymi, które mają niekorzystny wpływ na jego wydajność i energooszczędność. Nie od dziś wiemy, że należy zwiększyć możliwości obliczeniowe i umożliwić bezproblemową integrację rekonfigurowalnych akceleratorów na heterogenicznych platformach wielowęzłowych służących do prowadzenia obliczeń o wysokiej wydajności. Celem finansowanego ze środków UE projektu TEXTAROSSA jest wypełnienie luk w wiedzy przez zastosowanie podejścia współprojektowania i opracowanie wydajnego systemu superkomputerowego opartego na nowych akceleratorach sprzętowych, innowacyjnym dwufazowym sprzęcie chłodzącym, zaawansowanych algorytmach, metodach i oprogramowaniu dla tradycyjnych domen obliczeń o wysokiej wydajności, jak również dla nowych domen wysokowydajnej sztucznej inteligencji i wysokowydajnej analityki danych.
Cel
To achieve high performance and high energy efficiency on near-future exascale computing systems, a technology gap needs to be bridged: increase efficiency of computation with extreme efficiency in HW and new arithmetics, as well as providing methods and tools for seamless integration of reconfigurable accelerators in heterogeneous HPC multi-node platforms. TEXTAROSSA aims at tackling this gap through applying a co-design approach to heterogeneous HPC solutions, supported by the integration and extension of IPs, programming models and tools derived from European research projects, led by TEXTAROSSA partners. The main directions for innovation are towards: i) enabling mixed-precision computing, through the definition of IPs, libraries, and compilers supporting novel data types (including Posits), used also to boost the performance of AI accelerators; ii) implementing new multilevel thermal management and two-phase liquid cooling; iii) developing improved data movement and storage tools through compression; iv) ensure secure HPC operation through HW accelerated cryptography; v) providing RISC-V based IP for fast task scheduling and IPs for low-latency intra/inter-node communication. These technologies will be tested on the Integrated Development Vehicles mirroring and extending the European Processor Initiative ARM64-based architecture, and on an OpenSequana testbed. To drive the technology development and assess the impact of the proposed innovations TEXTAROSSA will use a selected but representative number of HPC, HPDA and AI demonstrators covering challenging HPC domains such as general-purpose numerical kernels, High Energy Physics (HEP), Oil & Gas, climate modelling, and emerging domains such as High Performance Data Analytics (HPDA) and High Performance Artificial Intelligence (HPC-AI).
Dziedzina nauki
- natural sciencescomputer and information sciencesartificial intelligence
- natural sciencescomputer and information sciencescomputer securitycryptography
- natural sciencesmathematicspure mathematicsarithmetics
- engineering and technologyelectrical engineering, electronic engineering, information engineeringelectronic engineeringcomputer hardwaresupercomputers
- natural sciencesphysical sciencestheoretical physics
Słowa kluczowe
Program(-y)
Zaproszenie do składania wniosków
Zobacz inne projekty w ramach tego zaproszeniaSystem finansowania
RIA - Research and Innovation actionKoordynator
00196 Roma
Włochy