Skip to main content
CORDIS - Forschungsergebnisse der EU
CORDIS

SGA1 (Specific Grant Agreement 1) OF THE EUROPEAN PROCESSOR INITIATIVE (EPI)

Projektbeschreibung

Auf dem Weg zum Exa-Rechner

Die European Processor Initiative (EPI), ein ehrgeiziges Programm zur Entwicklung von Mikroprozessoren mit geringer Leistung für Supercomputer für den Hausgebrauch, steht kurz davor, das Feld der Hochleistungsrechentechnik in Europa zu verändern. Das EU-finanzierte Projekt EPI SGA1 wird die erste Phase der EPI sein. Im Rahmen dieser Initiative sollen die ersten System-on-Chip- und Beschleunigungsprozessoren für Hochleistungsrechentechnik entworfen und entwickelt werden. Beide Elemente werden in einem Prototyp implementiert und validiert, der die Basis für eine komplette Exa-Maschine bilden wird. Die Anwendungsbereiche für die EPI-Prozessoren sind jedoch nicht auf Hochleistungsrechentechnik beschränkt. Auch vertrauenswürdige IT-Infrastruktur, Big Data und neu entstehende Anwendungen, wie zum Beispiel Berechnungen für autonomes Fahren, können abgedeckt werden.

Ziel

The EPI SGA1 project will be the first phase of the European Processor Initiative FPA, whose aim is to design and implement a roadmap for a new family of low-power European processors for extreme scale computing, high-performance Big-Data and a range of emerging applications. EPI SGA1 will:
- Develop the roadmap for the full length of the EPI initiative
- Develop the first generation of technologies through a co-design approach (IPs for general-purpose HPC processors, for accelerators, for trusted chips, software stacks and boards)
- Tape-out of the first generation chip by integrating the IPs developed
- Validate this chip in the HPC context and in the automotive context using a demonstration platform
The project will deliver a high performance, low power processor, implementing vector instructions and specific accelerators with high bandwidth memory access. The EPI processor will also meet high security and safety requirements. This will be achieved through intensive use of simulation, development of a complete software stack and tape-out in the most advanced semiconductor process node. SGA1 will provide a competitive chip that can effectively address the requirements of the HPC, AI, automotive and trusted IT infrastructure markets.

Koordinator

BULL SAS
Netto-EU-Beitrag
€ 13 720 202,50
Adresse
RUE JEAN JAURES 68
78340 Les Clayes Sous Bois
Frankreich

Auf der Karte ansehen

Region
Ile-de-France Ile-de-France Yvelines
Aktivitätstyp
Private for-profit entities (excluding Higher or Secondary Education Establishments)
Links
Gesamtkosten
€ 13 720 202,50

Beteiligte (31)